# Sistemas Reconfiguráveis Eng. de Computação Profs. Francisco Garcia e Antônio Hamilton Magalhães

Unidade 0 – Revisão de conceitos básicos em Sistemas Digitais

### Sistema de numeração decimal

- Posicional
- Algarismos de 0 a 9
- Base 10





### Sistema de numeração binário

- Posicional
- Algarismos 0 e 1
- Base 2

$$101,01_{2}$$
= 1 x 2<sup>0</sup> + 0 x 2<sup>1</sup> + 1 x 2<sup>2</sup> + 0 x 2<sup>-1</sup> + 1 x 2<sup>-2</sup> = 5 + 0,25  
= 5,25<sub>10</sub>



)

1

## Estados lógicos em sistemas digitais





## Experimento com um inversor lógico





Circuito

Resultado do experimento

## Experimento com um inversor lógico





Circuito

Resultado do experimento em várias situações

## Níveis lógicos e margem de ruído





| Padrão | V <sub>cc</sub> | V <sub>ILmax</sub>  | $V_{IHmin}$         | V <sub>OLmax</sub> | V <sub>OHmin</sub> |
|--------|-----------------|---------------------|---------------------|--------------------|--------------------|
| TTL    | 5 V             | 0,8 V               | 2,0 V               | 0,4 V              | 2,5 V              |
| CMOS   | 5 a 15 V        | 0,3·V <sub>CC</sub> | 0,7·V <sub>CC</sub> | 0,05 V             | $V_{CC} - 0.05 V$  |
| LVTTL  | 3,3 V           | 0,8 V               | 1,7 V               | 0,45 V             | 2,4 V              |
| LVCMOS | 3,3 V           | 0,8 V               | 1,7 V               | 0,2 V              | 3,1 V              |



### Experimento com um inversor lógico – atraso de propagação



V<sub>I</sub>
V<sub>O</sub>

t<sub>dHL</sub>
t<sub>dLH</sub>

Todo circuito eletrônico apresenta atraso de propagação.

Dependendo da tecnologia de fabricação, esse atraso pode ser de alguns poucos nanosegundos ou menos de 1 ns

 $t_{dHL}$  = tempo de atraso quando a saída vai de alto (H) para baixo (L)

t<sub>dLH</sub> = tempo de atraso quando a saída vai de baixo (L) para alto (H)

Em alguns circuitos,  $t_{dHL} = t_{dLH}$ . Nesse caso, o atraso é chamado apenas de  $t_d$ .

Às vezes é usada a letra **p** (*propagation*) ao invés de **d** (*delay*)



### Lógica de dois estados

Estágio de saída típico de um circuito digital



Circuito equivalente para nível lógico '**0**'



Circuito equivalente para nível lógico '1'



 $V_{DD}$  é o nome que representa, usualmente, a fonte de alimentação de circuitos digitais com tecnológica C-MOS. Pode ser +5V, +3,3V ou, em alguns casos, valores mais baixos, como +2,5V, +1,8V ou +1,2V. Não há um padrão.

## Lógica de dois estados

Em circuitos com lógica de dois estados, não é permitida a ligação da saída de um circuito à saída de outro, pois isso leva a um conflito, que pode danificar os circuitos.



Corrente de alta intensidade, podendo danificar os circuitos



## Lógica de três estados (tri-state)

Alguns circuitos trabalham com três estados possíveis na saída. Além do '0' e '1', existe um terceiro estado de alta impedância, chamado, em inglês, de high-Z ou, abreviadamente, 'Z'



## Lógica de três estados (tri-state)

No estado de alta impedância ('**Z**'), a tensão na saída do pino fica indefinida. O nível de tensão nessa condição pode ser definido por outra saída ativa ('0' ou '1') conectada ao mesmo do ponto do circuito ou com uso de resistores de *pull-up* e *pull-down* conectados nesse ponto.



Quando uma saída em 'Z' está conectada a uma saída em nível '0', o barramento fica em '0'

## Lógica de três estados (tri-state)

No estado de alta impedância ('**Z**'), a tensão na saída do pino fica indefinida. O nível de tensão nessa condição pode ser definido por outra saída ativa ('0' ou '1') conectada ao mesmo do ponto do circuito ou com uso de resistores de *pull-up* e *pull-down* conectados nesse ponto.



Quando uma saída em **'Z'**está conectada a uma saída
em nível **'1'**, o barramento
fica em **'1'** 

## Lógica de três estados (tri-state)

No estado de alta impedância ('**Z**'), a tensão na saída do pino fica indefinida. O nível de tensão nessa condição pode ser definido por outra saída ativa ('0' ou '1') conectada ao mesmo do ponto do circuito ou com uso de resistores de *pull-up* e *pull-down* conectados nesse ponto.



Um resistor ligado à alimentação V<sub>DD</sub> (chamado resistor de *pull-up*) faz com a tensão no barramento fique alta (**'1'**), quando todas as saídas conectadas ao barramento estão em **'Z'**.

No entanto, se há uma saída habilitada ('0' ou '1'), prevalece o nível dessa saída.

## Lógica de três estados (tri-state)

No estado de alta impedância ('**Z**'), a tensão na saída do pino fica indefinida. O nível de tensão nessa condição pode ser definido por outra saída ativa ('0' ou '1') conectada ao mesmo do ponto do circuito ou com uso de resistores de *pull-up* e *pull-down* conectados nesse ponto.



Um resistor ligado à terra (chamado resistor de *pull-down*) faz com a tensão no barramento fique baixa (**'0'**), quando todas as saídas conectadas ao barramento estão em **'Z'**.

No entanto, se há uma saída habilitada ('0' ou '1'), prevalece o nível dessa saída.



Lógica de três estados (tri-state)

Para controlar o terceiro estado, existe um sinal de habilitação (*enable*), que habilita a saída (**'0'** ou **'1'**) ou desabilita (**'Z'**).

A seguir são mostrados os símbolos e as tabelas verdade de alguns circuitos que trabalham com lógica *tri-state*. As entradas desses circuitos continuam funcionando com lógica de dois estados. Apenas a saída é *tri-state*.



## Lógica de três estados (tri-state)

Buffer tri-state com enable ativo em nível alto Buffer tri-state com enable ativo em nível baixo

Inversor *tri-state* com *enable* ativo em nível alto

Inversor *tri-state* com *enable* ativo em nível baixo

| Entradas |   | Saída |
|----------|---|-------|
| EN       | D | Q     |
| 0        | Х | Z     |
| 1        | 0 | 0     |
| 1        | 1 | 1     |

| Entradas |   | Saída |
|----------|---|-------|
| EN       | D | Q     |
| 1        | Х | Z     |
| 0        | 0 | 0     |
| 0        | 1 | 1     |

| Entradas |   | Saída |
|----------|---|-------|
| EN       | D | Q     |
| 0        | Х | Z     |
| 1        | 0 | 1     |
| 1        | 1 | 0     |

| Entradas |   | Saída |
|----------|---|-------|
| EN       | D | Q     |
| 1        | Χ | Z     |
| 0        | 0 | 1     |
| 0        | 1 | 0     |



## Lógica de três estados (tri-state) - Barramentos

O principal uso de circuitos *tri-state* é em **barramentos** (*bus*), onde vários circuitos compartilham o mesmo conjunto de ligações.



Essa ligação não funciona com lógica de dois estados, pois várias saídas estão ligadas entre si. Para funcionar adequadamente, apenas uma saída pode estar habilitada a cada instante.

Lógica de três estados (tri-state) - Barramentos

Um conjunto de **n** buffers tri-state pode ser desenhado de uma forma mais simplificada:





Lógica de três estados (tri-state) - Barramentos

O diagrama esquemático anterior pode ser simplificado como mostrado abaixo.



O tracinho e número próximo ao barramento indicam o número de ligações (vias) Nesse exemplo, 16 vias

## Revisão – portas lógicas



## Portas lógicas

Porta AND

Porta OR

Porta NOT (inversor)

$$\begin{array}{c} A \\ B \end{array} \longrightarrow \begin{array}{c} L = A + B \end{array}$$

$$A \longrightarrow L = \overline{A}$$

| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 0     |
| 0        | 1 | 0     |
| 1        | 0 | 0     |
| 1        | 1 | 1     |

| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 0     |
| 0        | 1 | 1     |
| 1        | 0 | 1     |
| 1        | 1 | 1     |

| Entrada | Saída |
|---------|-------|
| Α       | L     |
| 0       | 1     |
| 1       | 0     |

#### Obs.:

Uma tabela verdade relaciona os valores das variáveis de entrada e os correspondentes valores das variáveis de saída.

## Revisão – portas lógicas



## Portas lógicas

#### Porta NAND

$$A = \bigcirc - L = \overline{(A \cdot B)}$$

| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 1     |
| 0        | 1 | 1     |
| 1        | 0 | 1     |
| 1        | 1 | 0     |

#### Porta NOR

| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 1     |
| 0        | 1 | 0     |
| 1        | 0 | 0     |
| 1        | 1 | 0     |

## Revisão – portas lógicas



## Portas lógicas

Porta XOR

$$A \oplus B$$

| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 0     |
| 0        | 1 | 1     |
| 1        | 0 | 1     |
| 1        | 1 | 0     |

Porta XNOR



| Entradas |   | Saída |
|----------|---|-------|
| Α        | В | L     |
| 0        | 0 | 1     |
| 0        | 1 | 0     |
| 1        | 0 | 0     |
| 1        | 1 | 1     |

## Revisão – flip-flops

## Flip-flops

Flip-flop tipo D



| Entradas |     |   |            | Saídas |    |
|----------|-----|---|------------|--------|----|
| PR       | CLR | D | CLK        | Q      | Q  |
| 0        | 0   | Χ | X          | *      | *  |
| 0        | 1   | Χ | Х          | 1      | 0  |
| 1        | 0   | Χ | X          | 0      | 1  |
| 1        | 1   | 0 | <b>↑</b>   | 0      | 1  |
| 1        | 1   | 1 | $\uparrow$ | 1      | 0  |
| 1        | 1   | Χ | 0, 1, ↓    | Qa     | Qa |

Flip-flop tipo T



| Entradas |     |   |          | Saídas |    |
|----------|-----|---|----------|--------|----|
| PR       | CLR | Т | CLK      | Q      | Q  |
| 0        | 0   | Χ | X        | *      | *  |
| 0        | 1   | Х | X        | 1      | 0  |
| 1        | 0   | Х | X        | 0      | 1  |
| 1        | 1   | 0 | <b>↑</b> | Qa     | Qa |
| 1        | 1   | 1 | <b>↑</b> | Qa     | Qa |
| 1        | 1   | Χ | 0, 1, ↓  | Qa     | Qa |

Obs.: A condição \* normalmente não é usada.

### Flip-flop tipo JK



| Entradas |     |   |   |          |    | Saídas |  |
|----------|-----|---|---|----------|----|--------|--|
| PR       | CLR | J | K | CLK      | Q  | Q      |  |
| 0        | 0   | Χ | Χ | X        | *  | *      |  |
| 0        | 1   | Χ | Х | X        | 1  | 0      |  |
| 1        | 0   | Χ | Х | X        | 0  | 1      |  |
| 1        | 1   | 0 | 0 | <b>↑</b> | Qa | Qa     |  |
| 1        | 1   | 0 | 1 | <b>↑</b> | 0  | 1      |  |
| 1        | 1   | 1 | 0 | <b>↑</b> | 1  | 0      |  |
| 1        | 1   | 1 | 1 | <b>↑</b> | Qa | Qa     |  |
| 1        | 1   | Χ | Χ | 0, 1, ↓  | Qa | Qa     |  |



Flip-flop tipo D:





Aplica-se também para outros tipos de FF (T e JK)

### Requisitos:

- t<sub>su</sub> (*setup time* = tempo de preparação): Tempo que o sinal deverá estar estável **antes** da transição de *clock*
- t<sub>h</sub> (*hold time* = tempo de manutenção): Tempo que o sinal deverá ser mantido estável depois da transição de *clock*

#### Característica:

 t<sub>d</sub> (*delay time* = tempo de atraso), às vezes chamado de t<sub>p</sub> (*propagation time* = tempo de propagação): tempo que a saída demora para mudar de estado depois da transição de clock

Em todos os FF, o **tempo de atraso** é maior que o **tempo de manutenção** 



### Flip-flop tipo D:





#### Requisitos:

- Caso os requisitos temporais não sejam satisfeitos, ocorrerá um mau funcionamento do flip-flop chamado metaestabilidade.
- Essa metaestabilidade caracteriza-se pela demora da saída em atingir um valor de tensão estável, que pode ser o valor correto ou o valor contrário ao correto.
- De qualquer forma, isso pode causar erros no funcionamento do sistema.

Violação dos requisitos

Metaestabilidade



Analisar o funcionamento do circuito síncrono abaixo:



Apesar do circuito ser **síncrono**, pode haver um atraso na interligação de **CLK** 



 Nesse exemplo, os requisitos de setup e hold foram atendidos com folga (slack), pois não houve transições na entrada D durante o período que deveria ficar estável (marcado com )

Analisar o funcionamento do circuito síncrono abaixo:





• Se o atraso da lógica combinacional (t<sub>d2</sub>) diminui, a folga para hold diminui e a folga para setup aumenta.

Analisar o funcionamento do circuito síncrono abaixo:





• Se o atraso da lógica combinacional  $(t_{d2})$  aumenta, a folga para *hold* aumenta e a folga para *setup* diminui.







- O que aconteceria caso  $t_{d1}$  e  $t_{d2}$  fossem muito pequenos e  $t_{sk}$  fosse grande?
- Nesse caso, o requisito de *hold* seria **violado** (a folga é negativa)

# Analisar o funcionamento do circuito síncrono abaixo:





- O que aconteceria caso a lógica combinacional fosse muito complexa 2 t<sub>d2</sub> grande?
- Nesse caso, o requisito de setup seria violado (a folga é negativa)



Analisar o funcionamento do circuito síncrono abaixo:





- O que aconteceria caso a frequência do *clock* fosse alta 2 t<sub>clk</sub> pequeno?
- Nesse caso, o requisito de setup seria violado (a folga é negativa)



Em todo circuito síncrono, a máxima frequência do *clock* depende dos atrasos de propagação, do *clock skew* e dos requisitos de *setup* dos flip-flops

$$t_{slack}(setup) = t_{clk} + t_{sk} - (t_{d1} + t_{d2}) - t_{su}$$

No limiar (folga zero):

$$t_{clk(min)} = t_{d1} + t_{d2} + t_{su} - t_{sk}$$
 
$$f_{clk(max)} = 1/t_{clk(min)}$$

- Lógica simples 2 tempo de atraso pequeno 2 frequência máxima grande
- Lógica muito complexa 🛚 tempo de atraso muito grande 🗈 frequência máxima pequena

O que fazer se o projeto exige uma lógica complexa e frequência de trabalho alta?



O que fazer se o projeto exige uma lógica complexa e frequência de trabalho alta?

Solução: partir a lógica complexa em duas ou mais lógicas simples, armazenando os resultados intermediários (isso é chamado de *pipeline*)



O uso de *pipeline* aumenta a frequência máxima de trabalho de um circuito.

Entretanto, aumenta a **latência**, que é o número de ciclos de *clock* que um dado demora para ir da entrada à saída do circuito.

# Fim Até a próxima aula!